DSpace logo
Please use this identifier to cite or link to this item: http://repositorio.ucsg.edu.ec/handle/3317/1597
Title: Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
Authors: Asanza Briones, Angel Steven
metadata.dc.contributor.advisor: Ruilova Aguirre, Luzmila
Keywords: CIRCUITOS;DISEÑO VHDL;GRÁFICOS POR COMPUTADOR;INGENIERÍA ELECTRÓNICA;LENGUAJE DE PROGRAMACIÓN
Issue Date: Jul-2012
Description: El estudio del diseño vhdl es capaz de simular perfectamente el comportamiento lógico de un circuito por lo que el estudiante de ingeniera en telecomunicaciones se darán cuenta del proceso en el ámbito estudiantil y laboral se tomara características especificas en el hardware que se requiere utilizar, para el estudio del diseño vhdl utilizaremos una herramienta de trabajo Quartus II de altera. Con este trabajo pretendemos, además, que el lector en general y los estudiantes de ingeniería en telecomunicaciones en particular, dispongan de una herramienta operativa para comprobar la valides de su hardware. Por ejemplo, como lenguaje de entrada para las herramientas de síntesis CAD, tales como VHDL Logic Synthesis de Synopsys Inc., Autologic de Mentor Graphics o Metamor, utilizadas en el diseño automático de circuitos integrados. Para analizar y medir diferentes modelos de procesadores segmentados, RISC, vectoriales, superescalares, sistólicos, VLIW- y multiprocesadores, así como arquitecturas especificas de la aplicación. O bien para el estudio de modelos no interpretados de análisis del rendimiento de configuraciones de sistemas.En pocas palabras, disponer de un lenguaje que permita llevar al terreno operativo los conocimientos del dominio del hardware, de la misma manera que un lenguaje de propósito general como Pascal o Modula lo hace con los conocimientos del dominio del software.
URI: http://repositorio.ucsg.edu.ec/handle/3317/1597
Appears in Collections:Trabajos de Titulación - Carrera de Ingeniería en Telecomunicaciones

Files in This Item:
File Description SizeFormat 
T-UCSG-PRE-TEC-ITEL-17.pdf19,7 MBAdobe PDFView/Open


This item is licensed under a Creative Commons License Creative Commons